新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 集成式微型模块接收器缩小多样化基站设计

集成式微型模块接收器缩小多样化基站设计

—— Integrated μModule Receiver Shrinks Diversity Base Station Designs
作者:Todd Nelson 凌力尔特公司混合信号产品信号链路模块开发经理时间:2010-03-02来源:电子产品世界收藏

  大多数完整的蜂窝收发器均基于一个中频 (IF) 采样架构和用于主天线和分集天线的链路。一种常见的配置是采用 14 位模数转换器 (),在 140MHz IF 上以 122.88Msps 速率采样。 驱动器有一定的增益,以补偿表面声波 (SAW) 滤波器的插入损耗。考虑有两个通道的基本配置,通过集成来缩小电路板空间很难,因为 、其驱动器和所有附属无源组件之间的工艺技术不兼容。不过,使用系统级封装 (SiP) 技术可提供一种富有吸引力和可替代传统芯片集成的方法。

本文引用地址://m.amcfsurvey.com/article/106446.htm

  LTM9002双通道、IF/基带利用凌力尔特公司多年来积累的应用设计经验,采用易于使用的 11.25mm×15mm微型模块(mModule)封装,参见图 1。封装内部有一个采样率高达125Msps的高性能双路14位 ADC、抗混叠滤波器、两个固定增益差分ADC驱动器和一个双路辅助DAC。通过整合这些组件,LTM9002消除了输入阻抗匹配、滤波器设计、增益/相位匹配、通道间隔离和高频布局的负担,从而极大地缩小了电路板空间,并可加快产品上市。即使采用这种小型封装,LTM9002也能保证高性能,这种高性能将提高很多通信应用和通信测试应用的性能。

  对于所有希望在对IF采样、分集中的高动态范围信号进行采样时充分利用ADC之功能的设计师而言,拥有大量的实际操作应用经验是一个先决条件。必需全面详细地了解放大器输出级和ADC前端以实现与阻抗的匹配,同时还需要谨慎地进行布局,以最大限度地减少至敏感模拟输入的数字输出耦合。良好布局对于保持 ADC 性能来说至为重要,然而苛刻的市场需求使布局变得复杂化,同时需要紧凑的设计和高通道密度。即使是最有经验的工程师,如果他们的专长在 RF 或数字领域,那么这些设计需求对他们也可能构成考验。

  多样化 ADC 应用

  诸如多样化接收器等多通道应用在性能标准中增加了通道匹配要求。与 I/Q 接收器类似,多样化接收器需要卓越的通道隔离,因为串扰是以噪声讹误的形式出现的,用数字滤波可能更难以抑制。显然,ADC 和驱动器电路的通道匹配和通道隔离直接影响系统级性能。对很多应用来说,这些错误在数字域不可能纠正。

  LTM9002 在 140MHz 输入频率上实现了 66dB 信噪比 (SNR) 和 76dB 无寄生动态范围 (SFDR)。图 2 显示了在这些条件下的 FFT。SNR 是 ADC 和放大器性能以及放大器增益和滤波器带宽的函数。放大器的内在噪声与电压增益成正比,因此,26dB 的放大将放大器噪声提高了 20 倍,而 8dB 的放大只会将噪声提高 2.5 倍。类似地,放大器噪声 (以 nV/√Hz 为单位) 随着滤波器带宽的平方而增大。在评估整个信号链路时,记住这些关系很重要。


上一页 1 2 3 下一页

关键词: Linear 接收器 ADC 基站

评论


相关推荐

技术专区

关闭