新闻中心

EEPW首页>EDA/PCB>新品快递> 莱迪思和FLEXIBILIS推出首个FPGA以太网交换IP核

莱迪思和FLEXIBILIS推出首个FPGA以太网交换IP核

—— FPGA IP核提供无缝冗余并能够从网络故障中零时间恢复
作者: 时间:2011-06-16 来源:电子产品世界 收藏

莱迪思半导体公司(NASDAQ:)和Flexibilis Oy今日宣布了即可获取Flexibilis以太网交换(FES)IP核。三速(10Mbps/100Mbps/1Gbps)FES IP核工作在以太网第2层,每个端口具有Gigabit的转换能力。支持Gigabit光纤和Gigabit双绞线铜以太网接口。支持的服务质量高达每端口四个队列。这些以太网交换IP核有五个版本,根据端口数和功能而不同:

• 6-port FES – HSR (QuadBox)
• 4-port FES – HSR (End-node / RedBox)
• 8-port FES
• 4-port FES
• 3-port FES

本文引用地址://m.amcfsurvey.com/article/120532.htm

FES – HSR IP核可以使智能电网变电站自动化和工业网络应用的设计者立即自信地应用LatticeECP3™FPGA,以实现新兴的高可用性无缝冗余(HSR)协议。IEC协议(IEC62439 - 3)提供无单点故障的符合成本效益的冗余,并且在发生故障时能够零时间地恢复。HSR协议通常用在需要时间同步的应用中。因此还包括了IEEE1588精确定时协议(PTP)的端到端的透明交换功能。FES – HSR IP核可用于要求高可用性,Gigabit级的数据传输能力和亚微秒精度的各种应用。目标应用包括智能电网变电站自动化和网络工业自动化设备,以及高可用性的网络设备。

FES IP核符合IEEE 1588版本2端到端的透明交换功能,在较大的网络中大大提高了阻止时钟信息质量下降的能力。这种能力在满足未来蜂窝移动网络基站、有线接入、变电站、工业自动化和其他控制和测量应用的严格时钟质量要求是非常关键的。在关键应用中,时钟传输的纳秒级精确性能够成为基于GPS同步的备用或替代物。这种特性使FES IP核适合于各种应用,如移动回程路由器、基站路由器和工业自动化产品。

“我们很高兴能够提供我们的Flexibilis以太网交换IP给莱迪思的OEM客户,” Flexibilis Oy公司的总经理Tomi Norolampi说道。 “我们能够使用通信和工业网络设备的专业知识以紧凑实现方式提供先进的功能。LatticeECP3 FPGA为我们提供了理想的平台,通过我们的IP实现最大的价值。”

“我们与Flexibilis合作为我们的客户提供了访问一个完整系统的解决方案,包括开发板,使他们能够使用LatticeECP3 FPGA快速部署符合以太网技术的低成本以及高性能的应用,”莱迪思半导体公司产品营销高级经理Lalit Merani说道。 “这些系统IP核使我们的OEM客户能够在当今的设计中立即实施IEC高可用性无缝冗余草案,当标准发展时给他们的用户群升级。”



关键词:LSCCFESHSRIP核

评论


相关推荐

技术专区

关闭