新闻中心

EEPW首页>光电显示>设计应用> 易修改无需处理器干预的LED灯序电路设计

易修改无需处理器干预的LED灯序电路设计

作者: 时间:2011-05-09 来源:网络 收藏

  到现在为止,Verilog符号已经建立,放置到了高层原理设计里,并且连接到了设备的I/ O和时钟。现在可以生成Verilog代码来履行某些功能,在这个案例中可使发光二极管闪烁。为了管理序列的逻辑能力,可以在设计里引入一个简单的数据路径。

  这个数据路径包含一个8位ALU,其具备精简指令集,两个数据寄存器、两个累积器、位移和比较逻辑、一个4 deep的 8位FIFO。为了保持设计简单,只用到了两个ALU,用来将累加器设置为0,每次开启或关闭序列执行的时候累加器就递增。对于较复杂的定序设计,开发人员可以联合多个ALU形成一个16位或24位。这样的类似于bit-slice,其在70年代和80年代早期比较流行,它可以为次序的子系统提供足够的处理能力,。

  数据路径配置工具示图如下。请注意CFGRAM(配置RAM)的前二行注释:“A0 - 0”,这是给累加器0清零,“A0 - A0+1”,实现在A0累加值。

  图3:数据路径配置工具。

  片上系统(SOC)技术以可编程的方式重新利用了bit-slice技术,用来把处理任务智能地分配到其他可编程硬件,从而减少主CPU的负荷。使用这种方法,可以研制出一种标准状态机。不同的是,通常算法功能要消耗大量的逻辑门。而在新的方式中这已再关注,因为这些功能在标准标准ALU即可实现,它包含由基于PLD的状态机控制的数据路径与/或逻辑。

  这个设计独立运行于主CPU。主应用程序可以通过API(可以执行参数)控制灯序电路,灯序电路初始化之后,就不再需要CPU。此外,这种实现方式同使用CPU方式相比,本身即可提高效率、可以使用更少的晶体管,从而更好的降低整体系统功耗,给其他特性预留出更多资源。

  本文讨论了灯序,同样的设计方法也可用到类似设计,可以通过功能强大的SOC集成结构来执行各种各样的需要频繁处理的任务,降低主CPU负荷。现在,工程师不断面临很多压力:提高性能、降低功耗、减少成本…拥有一种像这样的系统设计工具可以帮助工程师不断地创造奇迹,达到公众对他们的期望。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭