新闻中心

EEPW首页>测试测量>设计应用> 基于LVDS技术的实时图像测试装置的设计

基于LVDS技术的实时图像测试装置的设计

作者: 时间:2010-06-08 来源:网络 收藏

发送及接收电路如图3所示。FPGA根据计算机控制命令先从高速SRAM中读取1 B的数据,然后的将该字节外加两位的识别位共10位的并行数据输出到SN65LV1023A,再将转化后的高速串行差分信号经高速电缆驱动器CLC006驱动后远程传输。CLC006能在最高400 Mb/s数据速率下驱动75 Ω传输线,还具有可控的输出信号上升沿和下降沿时间,能使传输引入的抖动最小。通过调整R25/R27和R26/R28的阻值为驱动器提供正常输入信号。其值大小参考芯片资料接口连接部分选择,它随其输入电平类型及阻抗传输线而改变。驱动器的信号输出幅度随着Rext-H与Rext-L间电阻值的增大而增大。为了实现信号的最优化传输,将Rext-H与Rext-L之间电阻R36接为10 k?赘的可调电阻,根据实际情况调节R36阻值实现输出信号幅度范围的调整。

本文引用地址://m.amcfsurvey.com/article/195398.htm

  由于传输线对信号有损耗,而且容易产生信号失真、畸变和码元串扰等,本系统采用了自适应电缆均衡器CLC014对远程传输后接收到的数据进行均衡。CLC014具有同轴电缆和双绞线的自动均衡、载波检测与输出静音功能,适用数据速率范围为50 Mb/s~650 Mb/s,且具有极低的抖动性能。
接收器在内部虽然提供了针对输入悬空、输入短路以及输入不匹配等情况下的可靠性设计,但是当驱动器三态或接收器没有连接到驱动器上时,连接电缆会产生天线效应,此时接收器就有可能开关或振荡。为避免此种情况的发生,传输电缆采用双绞屏蔽电缆;另外在电路设计上外加上拉和下拉电阻来提高LVDS接收器的噪声容限。图3中的R31为100 Ω的匹配电阻,R32和R30分别为提高噪声容限的上拉和下拉电阻,阻值为1.5 kΩ。
  FPGA主要通过控制LVDS串行器的TCLK、TCLK_R/F引脚以及LVDS解串器的RCLK、RCLK_R/F引脚实现数据的发送与接收。具体实现方法为:TCLK、RCLK引脚由FPGA分配同一时钟(时钟频率为20 MHz),在时钟的上升沿,FPGA先将从高速SRAM中读取的1 B的数据发送出去,另外在FPGA接收到1 B的数据后,先将其存入内部FIFO中,当FIFO中的数据达到512 B后通知USB单片机读取数据,然后发送到计算机。
4 实验结果
  图4与图5分别为系统以20 MB/s的速度发送和接收的一帧512×512 B(每字节表示一个像素点)图像数据,分析结果表明发送与接收的图像数据完全一致,满足系统的设计要求。

  采用LVDS技术与FPGA相结合的方法,实现了弹载图像采集设备与地面测试台之间高速数据传输,系统的传输速率可达到20 MB/s,并且提高了系统的可靠性和集成度。另外,整个系统的时序均由FPGA控制实现,具有很强的重构性。本设计已成功应用于某CCD图像采集设备的测试中,系统工作性能稳定。
参考文献
[1] 王冰,靳学明.LVDS 技术及其在多信道高速数据传输中的应用[J]. 电子技术应用,2003,29(3):55-57.
[2] 林刚勇,马善农,许邦莲.CY7C68013在数据传输中的应用[J].微计算机信息, 2007(10):76-78.
[3] 徐志军,徐光辉.CPLD/FPGA 的开发与应用[M]. 北京: 电子工业出版社, 2002.
[4] 张国雄,测控电路[M].北京:机械工业出版社,2006.


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭