新闻中心

EEPW首页>模拟技术>设计应用> 适应多种时序的DMA控制器设计

适应多种时序的DMA控制器设计

作者: 时间:2012-03-14 来源:网络 收藏
状态1,开始写入下一个32位的数据。最后当在状态7时发现dma_cnt和dma_num相等,意味这本次操作已经完成,SD卡也将向基带芯片发出中断信号,基带芯片响应该中断后将从存储器中读取此5 120字节数据。其写状态流程图如图3所示。

写状态流程图

上一页 1 2 3 4 下一页

关键词:时序DMA控制器

评论


相关推荐

技术专区

关闭