新闻中心

EEPW首页>汽车电子>设计应用> 降低FPGA功耗的设计

降低FPGA功耗的设计

——
作者: 时间:2007-07-20 来源:中电网 收藏

使用这些设计技巧和ISE功能分析工具来控制

  新一代的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保不随这些一起增加呢?很多设计抉择可以影响系统的,这些抉择包括从显见的器件选择到细小的基于使用频率的状态机值的选择等。

  为了更好地理解本文将要讨论的设计技巧为什么能够节省功耗,我们先对功耗做一个简单介绍。

  功耗包含两个因素:动态功耗和静态功耗。动态功耗是指对器件内的容性负载充放电所需的功耗。它很大程度上取决于 频率、电压和负载。这三个变量中的每个变量均在您的某种控制之下。

  动态功耗 = 电容

linux操作系统文章专题:linux操作系统详解(linux不再难懂)


评论


相关推荐

技术专区

关闭