工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->综合电路图->综合电路图->低抖动HCSL时钟缓冲器,系统信号噪声的克星

低抖动HCSL时钟缓冲器,系统信号噪声的克星

作者:angelazhang 时间:2015-09-21

Silicon Lab(芯科实验室有限公司)是物联网领域中微控制器、模拟和传感器、无线连接解决方案的全球领先供应商。该公司于2014年12月1日发布了一款电流模式HCSL(高速电流驱动逻辑)差分时钟缓冲器——Si53019-A02A。该产品具有低相位抖动的优点,例如在PLL模式下,PCIe Gen1和Gen3的相位抖动典型值分别为30ps和0.6ps,降低了信号串扰的不利影响,该产品可用于服务器,存储器或数据处理中心。

图:Si53019-A02A外观图

Si53019-A02A低相位抖动的优点,使得每个脉冲信号的持续时间接近理想值,降低了信号串扰的不利影响。Si53019-A02A能够进行100MHz/133MHz的锁相环操作,其内部设有固定的反馈路径,同时支持PCIe及QPI。通过对分布参考时钟的优化改进,该产品能够很好地满足英特尔快速通道互联技术(英特尔QPI),PCIe一代/二代/三代、SATA、SAS及英特尔可扩展内存互连(英特尔SMI)技术的应用需求。


Si53019-A02A的 19个输出端均为0.7V电流模式,HCSL第三代PCIe3输出。每个差分输出端,可以通过I2C实现最大限度的灵活性和功耗的节省。该产品提供了9个可选SMBUS地址,8个专用输出使能端,同时支持频率扩展。精准度方面,输出到输出的时钟偏移为50ps,输入到输出的延时为100ps。Si53019-A02A的外部工作温度范围是–40 °C 到 85 °C,采用72引脚的QFN封装。


Si53019-A02A各工作模式下的相位抖动典型值:

• PCIe Gen 1:30ps(PLL模式),4ps(旁路模式)

• PCIe Gen 2(F<1.5MHz):30ps(RSM)(PLL模式),0.08ps(RSM)(旁路模式)

• PCIe Gen 2(1.5MHz

• PCIe Gen3 (PLL BW 2–4 MHz, CDR = 10 MHz): 0.6ps(RSM)(PLL模式),0.27ps(RSM)(旁路模式)

• Intel® QPI & Intel SMI (4.8 Gbps or 6.4 Gb/s, 100 or 133 MHz, 12 UI): 0.25ps(RSM)(PLL/旁路模式)

• Intel QPI & Intel SMI (8 Gb/s, 100 MHz, 12 UI): 0.17ps(RSM)(PLL模式),0.08ps(RSM)(旁路模式)

•Intel QPI & Intel SMI (9.6 Gb/s, 100 MHz, 12 UI): 0.15ps(RSM)(PLL模式),0.07ps(RSM)(旁路模式)



评论

技术专区