工业控制 | 能源技术 | 汽车电子 | 通信网络 | 安防监控 | 智能电网 | 移动手持 | 无线技术 | 家用电器 | 数字广播 | 消费电子 | 应用软件 | 其他方案

电路设计->通信电路图->通信综合电路图->GP4020的GPS接收机处理器电路图

GP4020的GPS接收机处理器电路图

作者:dolphin 时间:2011-04-21

GP4020 是一个完整的 GPS 接收机 数字基带 处理器 ,它结合了 GP2021 的12通道相关器功能和先进的ARM7TDMI(Thumb) 微处理器 ,达到了较高的集成度水平,减少了GPS接收机系统成本,降低了功耗,增加了功能。 GP4020的相关器部分包含有12个相同的跟踪功能模块,每个通道包含对于捕获和跟踪必需的所有 元器件 ,以及其他功能模块。如果不需要12通道,单个通道可以不激活,以降低功耗和处理器的负载。 GP4020的微处理器部分包括Firefly MFI 微控制器 核,Firefly MFl微控制器核包括 ARM7TDMI、Thumb指令、Firefly BμILD模块、 JTAG ICEBreakerTM调试 接口 、UART、BμILD串行 I/O、通用I/O和看门狗功能。 GP4020具有:可配置的外部数据 总线 ;工作 电源 电压3.3V;具有低功耗模式;1PPS UTC输出;3线式BμLD串行输入/输出(BSIO)接口;8个通用输入/输出(GPIO)接口;引导ROM允硗ü


评论

技术专区