新闻中心

EEPW首页>嵌入式系统>设计应用> 满足28 nm迫切的低功耗需求

满足28 nm迫切的低功耗需求

作者: 时间:2012-08-23 来源:电子产品世界 收藏

  Quartus II软件在不同的编译阶段采取各种措施来降低设计的总功耗。在综合阶段,Quartus II软件提取时钟使能信号,进行时钟选通,减少对RAM模块的访问,重新构建逻辑以避免高触发网。在适配阶段,Quartus II软件找到高触发网,以降低动态功耗,优化逻辑布局,减小时钟功耗,实现高功效DSP和RAM模块配置。最后,在汇编级,Quartus II软件对未使用的电路进行编程,尽可能减小触发,或者进行关断。最终的设计以最低的功耗满足了设计人员的时序要求。

本文引用地址://m.amcfsurvey.com/article/136059.htm

  如Quartus II软件的功耗优化设置所示,设计人员可以选择不同级别的功耗优化选项,以满足设计约束要求。选择Extra Effort设置,最大限度的降低功耗,代价是较长的编译时间。不同的设计,选择不同的努力等级会有不同的结果。这一特性降低了功耗,不需要设计人员的干预,同时减小了对设计性能的影响。此外,在详细的电路模型和高级统计方法的指导下进行功耗优化,估算哪些信号是被经常触发的。通过这些信息,确定高功效实现方法,不需要设计人员的额外输入(例如,对设计进行耗时的仿真以确定开关速率)。  

基准测试

为业界提供最先进、功耗最低的。通过基准测试来估算各类典型应用的总功耗,进一步表明了Arria V器件相对于竞争28-nm器件的低功耗优势。Arria V和竞争28-nm的总功耗对此显示了这些基准测试的结果,这些都记录在wiki网站上,以便进一步进行研究学习。  

结论

  Altera低功耗28-nm器件的优点包括,降低产品成本,降低或者放宽功耗预算,较低的散热要求,能够满足更多的市场需求,在同样的散热和功耗预算内进一步提高性能等。采用最全面的方法降低28-nm产品的功耗,Altera帮助设计人员满足了迫切的低功耗需求。


上一页 1 2 3 4 5 下一页

关键词:AlteraFPGA

评论


相关推荐

技术专区

关闭