新闻中心

EEPW首页>嵌入式系统>设计应用> 一种应用于UHF读写器的数字跳频技术

一种应用于UHF读写器的数字跳频技术

作者: 时间:2012-12-07 来源:网络 收藏

该芯片包含3路独立的PLL,分别由相位检测器(PD)、环路滤波器(LF)、压控振荡器(VCO)以及可编程分频器构成。其中RF1、RF2的输出端口复用,所以RF1和RF2只能由其中一路频率输出。图3为实际应用电路图。

本文引用地址://m.amcfsurvey.com/article/148217.htm


RF1的压控振荡器中心频率为947 MHz~1.72GHz,RF2的压控振荡器中心频率为789 MHz~1.43GHz,IF的压控振荡器中心频率为526~952 MHz。由于EPC GEN2协议规定的频率为860~960 MHz,故选择RF2生成载波信号,中心频率在920~928 MHz之间进行跳频。
Si4133采用I2C总线对内部9个寄存器进行配置,从而实现软件控制参数。寄存器0~8分别为:主配置寄存器、鉴相器增益寄存器、掉电寄存器、RF1的N分频寄存器、RF2的N分频寄存器、中频的N分频寄存器、RF1的R分频寄存器、RF2的R分频寄存器、中频的R分频寄存器。每个寄存器的写控制字为22位,前18位为数据位,其中高位在前,后4位为寄存器地址,写寄存器需满足图4所示的串行接口时序图。


i.JPG

pa相关文章:pa是什么


锁相环相关文章:锁相环原理
锁相放大器相关文章:锁相放大器原理


评论


相关推荐

技术专区

关闭