新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 高速数据采集系统中精确时标的CPLD实现方法

高速数据采集系统中精确时标的CPLD实现方法

作者:时间:2011-04-06来源:网络收藏


其仿真结果如图2所示。

本文引用地址://m.amcfsurvey.com/article/150888.htm


4 结论
本文对中的采集数据贴上时间标签的进行了详细地叙述和仿真,得出如下结论:
(a) 假设AD转换器件的转换频率为5MHz,则本能为存入静态RAM中的转换数据贴上精度为0.2μs的时间标签。
(b) 通过复杂可编程逻辑器件()间接地了“低速”的单片机系统的实时监视。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭