新闻中心

EEPW首页>嵌入式系统>设计应用> 基于CPLD的片内环形振荡器的设计方案

基于CPLD的片内环形振荡器的设计方案

作者: 时间:2010-11-12 来源:网络 收藏







表1数据表明,通过增加门电路的数量可以有规律地减小振荡电路的工作频率,由每个逻辑单元实现的门电路单元延时tpd在7.5~10ns之间。






本文介绍的的片内方法,在改变该电路中门电路数量时,可以有规律地将振荡频率控制在8MHz~62MHz范围内。的片内使的片上系统(SoC)无需外接时钟信号源,加大了系统的集成度并降低了设计成本。本方法有很大的通用性,可以方便地在不同芯片间移植。仿真和测试数据表明该设计方法具有正确性和可行性。

本文引用地址://m.amcfsurvey.com/article/151356.htm

电子血压计相关文章:电子血压计原理



上一页 1 2 下一页

评论


相关推荐

技术专区

关闭