新闻中心

EEPW首页>手机与无线通信>设计应用> 基于航空总线提高数据可靠性的设计与实现

基于航空总线提高数据可靠性的设计与实现

作者: 时间:2012-12-11 来源:网络 收藏


3总线与电路板的的实现
总线接口芯片是一种集成了控制器、时钟电路、存储器、数据收发、校验、容错模块、脉冲发送、接收模块等的片上系统,是一款通用化和小型化的通信处理芯片。总体结构设计图如图2所示。

本文引用地址://m.amcfsurvey.com/article/153685.htm

c.JPG


发送方在进行数据发送的过程中使用编码对四条总线分别进行编码之后传输,通过一些列数据的处理之后接收方对接收的数据进行解码并检测数据的可靠性及完整性,如表1所示。

4 设计结果显示
该系统的设计使用Verilog语言进行设计,使用了modelsim以及chipscope检测并验证数据传输中接收数据的可靠性,图3是抓取了在进行数据传输中当有一路数据传输发生故障时产生的波形图。

a.JPG



5 结论
对系统的设计使用modelsim工具进行模拟仿真,设计中采用了双重的保障机制来保证系统运行当中数据传输的可靠性,在发送端对数据进行编码后发送并在接收端对接收的数据进行解码比较,通过对某一路或两路数据添加认为的干扰验证系统可以实现对一路及部分两路错误数据的更正,在数据的传输中有效的保证了数据的可靠性,为航电系统的发展提供了技术保证。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭