新闻中心

EEPW首页 > 手机与无线通信 > 设计应用 > 基于以太网硬件协仿真接口实现便捷和高带宽的仿真

基于以太网硬件协仿真接口实现便捷和高带宽的仿真

作者: 时间:2012-09-02 来源:网络 收藏

基准测试
  
对5×5滤波器设计示例进行了编译以便点对点,并利用Xilinx ML402开发板对其进行了协。我们对速度与软件仿真速度进行了比较。基准程序特别考虑了每秒被读回的已处理帧的数目,并将结果同单个帧的滤波操作所耗费的软件仿真时间进行了比较。
  
图6总结了与纯软件仿真相比,协仿真所的仿真加速。结果表明,仿真速度提高了大约50到1,000倍。在现实设计中,速度的提高幅度取决于多种因素,这些因素包括:设计的复杂程度、I/O端口的数目和I/O数据的流量等。图6还显示,和设置有关的另外两个重要因素——链路速度和可允许的最大帧尺寸——也能影响到协仿真的性能。
  
随着链路速度的提高,我们发现仿真所用的时间大大缩短,这是因为有更多的可用于协仿真的数据。另外,如果开通千兆位级以太网的巨型帧支持功能(为保证突发数据传输的效率最大化,加大了可允许的最大帧尺寸),协仿真的性能可得到进一步的提升。

本文引用地址://m.amcfsurvey.com/article/154026.htm

  
结论

System Generator for DSP的以太网协仿真,为在Xilinx ML402平台上进行视频和图像处理应用仿真提供了一个和高的解决方案。该类为对远程FPGA平台进行仿真,或者为了更高的性能,对那些直接通过以太网电缆连接主机的开发板进行仿真创造了条件。借助System ACE解决方案,设计人员可以通过以太网完成器件配置,消除了对二次编程电缆的需求。正如基准测试结果显示的那样,该能够大幅度提高仿真速度。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭