新闻中心

EEPW首页>手机与无线通信>设计应用> 基于DDS的无线数据传输系统设计与实现

基于DDS的无线数据传输系统设计与实现

作者: 时间:2011-03-23 来源:网络 收藏

  1.2 接收机电路

  接收机硬件电路由解调电路、处理器、显示电路及电源部分组成, 接收机框图如图2 所示。

接收机组成图


图2 接收机组成图

  解调器以飞利浦专用FSK 解调芯SA639DH 为核心部件。它具有灵敏度高、动态范围大、传输速率快、稳定性好等特点。天线接收到的信号经输入回路取出的2FSK信号与本振信号同时送入乘法器进行混频, 再经一级带通滤波器滤除高频分量取其下变频到中频, 然后进行中频放大后经二级带通滤波送入限幅放大器进行限幅放大。限幅放大后的信号被分成两路, 一路直接送入乘法器, 另一路经移相网络移相90° 产生调相调频波再送乘法器, 两路信号进行相位比较, 乘法器输出的信号经低通滤波器取出原调制信号, 然后再把该信号送入比较器进行整形后送信号处理器进行处理。

  接收机处理器同样采用MSP430F169 , 显示器采用与发射机相同的LCM12864 。由于接收机部分与发射机相比功耗低, 故接收机电源部分采用两节5 号干电池串联供电。

  2 系统软件的

  2.1 发射机的软件

  发射机上电后, 首先对系统进行初始化, 包括对控制器本身的端口配置、片内外设的配置, 以及外部的AD9854[ 6]、PS2 键盘和显示器等部件的初始化。初始化结束后系统进入休眠模式, 直到被外部键盘产生的中断唤醒。然后根据得到的按键键码进行相应处理。为了让AD9854 产生2FSK 信号, 需进行如下的初始化过程:S/PSELECT 置1 或置0 以决定输入是并行还是串行。1为并行,0 为串行; 本系统采用串行接口, 在SCLK 信号控制下从并行输入口D0~D1 写入48 bit 并行寄存器, 或在SCLK 控制下从串行输入口SDATA 写入48 bit 串行寄存器。发射机的软件流程图如图3 所示( 注: 在发射机内部存储有3 幅图片) 。

发射机流程图


图3 发射机流程图



评论


相关推荐

技术专区

关闭