新闻中心

EEPW首页>手机与无线通信>设计应用> 基于ISL5416的GPS/BD-2接收机DDC设计与实现

基于ISL5416的GPS/BD-2接收机DDC设计与实现

作者: 时间:2011-03-16 来源:网络 收藏



3 性能测试
本系统采用AD6645高速ADC采集数据,并将数据输入。通过XILINX公司的XC5VLX110,百万门级的FPGA接收下变频后数据。调试时,通过FPGA调试工具软件ChipScope抓取FPGA内ADC数据及输出的I、Q两路数据。FPGA内的输出I、Q数据如图7所示。由图可见,正确地输出了正交的I、Q两路信号。


采用安捷伦信号发生器33250A产生67.52 MHz单频正弦信号,在ADC采样率为80 MHz时,采样得到信号频谱如图8所示。信号经ISL5416下变频之后得到I、Q两路数据,I、Q两路数据合成的复信号频谱如图9所示。


从以上两图可以看出,67.52 MHz单频正弦经80 MHz采样,ISL5416按上文所述的配置工作,频谱搬移67.42 MHz,输出正交的I、Q两路信号,I、Q两路信号的频率为100 kHz,了频谱的搬移,阻带抑制符合要求,ISL5416正常工作,数字下变频。

4 结 论
本文根据工程项目需求,结合4通道专用芯片可灵活配置的特性,合理,将中ADC采样后的多载波中频信号,通过DDC通道下变频得到的I、Q数字基带数据,以便后续的阵列信号处理及抗干扰算法研究。最终,使用8片DDC芯片ISL5416,了16阵元GP-S/的DDC。由于此类阵元数多,各通道结构一致,采用专用DDC芯片节约成本,也避免了采用FPGADDC时的重复设计。为软件无线电在16阵元接收机的实现提供了解决方案,并具有较强的商用价值。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭