新闻中心

EEPW首页>消费电子>设计应用> 基于CX2443x的数字电视机顶盒设计

基于CX2443x的数字电视机顶盒设计

作者: 时间:2011-09-19 来源:网络 收藏
音视频解码的原理和电路实现

本文引用地址://m.amcfsurvey.com/article/166047.htm

  1 音视频信号解码处理的流程

技术的首要目标是提高传送图像的质量,完成对数字有线电视的相关改造后,不仅传送图像的质量而且传送图像的数量均要得到提高。是高度集成的单片IC,它在一块芯片上包含了完整的STB后端子系统和CM子系统。其后端子系统包含有一个视频解码器、一个音频解码器、三个多标准传输流解复用器和高性能的嵌入式32位ARM920T RISC处理器以及集成的外设I/O接口等。片上的解码内核能够对音视频流信号进行完全的解码并最终输出数字的视频和音频信号到编码模块。

  信号流的处理过程如图4所示。完成了解调和信道解码的MPEGⅡ格式或其他格式的音视频信号传输流在解复用模块进入DTDC子系统,它包含了音视频的基本码流、同步信息、程序导航和解密信息。解复用分析器标识这些不同格式的数据并输送每一格式的数据到相应的内存缓冲器。程序导航和解密信息则被输送到DTDC外部主机;音视频的基本码流被输送到专用的SDRAM中,并通过存储桥传送到相应的解码器以输出音视频的解码数字信号;同步信息则被输送到一个音视频同步机。

  图4数字解码子系统结构图

  2 音视频解码模块的电路实现

和其他子芯片以及晶振电路协同完成信号的解码处理,如图5所示,这部分主要包含音频视频信号模块、系统调试用的JTAG口的电路连接,以及一些外围电路。CX2443x芯片输出完成数字解码的音频和视频到相应的编码模块。JTAG口用来连接外部的调试设备,在实际电路设计中要注意外部晶振电路的配合。

  图5 音视频解码模块的电路

音视频解码测试

  经过初步的测试,本样机设计符合以下标准:信道解码遵循DVB-C EN300 429;视频解码遵循MPEG-2 Video(MP@ML)和MPEG-1 Video;音频解码遵循MPEG-2、MPEG-1和线性PCM。数字电视信号解码处理后的图像如图6所示。

  图6 解码图像的显示


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭