新闻中心

EEPW首页>消费电子>设计应用> 利用CPLD解决便携式产品设计的挑战

利用CPLD解决便携式产品设计的挑战

作者: 时间:2010-12-26 来源:网络 收藏


  系统集成

  通过减少电路板上的元件,可使系统总成本降低。当使用多个电路板元件时,制造成本,包括装配,包装和运输都会增加总的电路板成本。此外,电路板上的元件越多,故障率越高,这是由于焊球之间的残留物和其它随机故障所致。

  减少元件也可以降低功耗。如今,低功耗用来整合外部时钟源和标准分立逻辑器件,如7400系列逻辑器件。单个可编程逻辑器件可用于集成多个分立的74xxx器件,还能实现其它功能,如I/O扩展,电平转换和时序控制。

  针对系统集成,除了器件上逻辑密度为32~256的宏单元之外,ispMACH 4000ZE还具有片上用户振荡器和针对上电时序的定时器、键盘扫描和显示控制器功能。振荡器输出的典型频率为5MHz,而且还可进一步分频为128(7位)、1024(10位)或1048576(20位),以工作在更低的频率下。使用内的集成振荡器的好处是能降低电路板成本、简化库存管理和使产品过期风险最小化,这些因素通常与使用分立元件有关。下表对可用于系统的最新一代CPLD系列进行了比较。

本文引用地址://m.amcfsurvey.com/article/166303.htm



  针对系统的CPLD系列的比较。

  本文小结

  CPLD正在被越来越广泛地应用于产品,具有零待机功耗选择、节省面积的超小型封装和增强的系统集成功能等优点。与过去使用的ASIC和ASSP相比,CPLD为设计人员提供了一个有着显著优势的低成本系统方案。此外,CPLD使得设计人员能在更短的时间内根据消费者的需求增加新的特性和功能,使产品更快上市,而且风险更小。

p2p机相关文章:p2p原理



上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭