新闻中心

EEPW首页>消费电子>设计应用> 上网本处理器电源设计要点

上网本处理器电源设计要点

作者: 时间:2009-08-03 来源:网络 收藏

在自升压模式中,DaVinci要求对CVDD和CVDDDSP内核进行同时排序。在主机升压模式中,CVDD必须斜坡上升,并在CVDDSP开始斜坡上升以前达到其设置值(1.2V)。作为一个最大值,CVDDDSP必须在关闭(开启)“始终开启”和DSP域之间的短路开关以前上电。可以以任何顺序启动I/O(DVDD18、DVDDR2和DVDD33),但必须在CVDD电源100ms的同时达到设定值[3]。

本文引用地址://m.amcfsurvey.com/article/166911.htm


稳压精度


影响电源系统的电压容差有几个因素,其中电压基准精度是最重要的一个因素,可在电源管理器件的产品说明书中找到其规范。新型稳压器要求达到±1%的精度或更高的温度基准精度。一些成本较低的稳压器可能要求±2%或±3%的基准电压精度。请在产品说明书中查看稳压器厂商的相关规范,以确保稳压精度可以满足的要求。另一个影响稳压精度的因素是稳压器外部反馈电阻的容差。


在要求精确容差值的情况下,推荐使用±1%的容差电阻。另外,在将这种电阻用于编程输出电压时,将会带来额外±0.5%的容差,具体的计算公式为:输出电压精度=2*(1-VREF/VOUT)*TOLRES


第三个影响因素是输出纹波电压。一个优良的实践是针对低于1%输出电压的峰峰输出电压进行,它可使电源系统的电压容差增加±0.5%。假设基准精度为±2%,那么这三个影响因素加在一起将使电源系统精度为±3%。


DaVinci CVDD电源要求一个可带来±4.2%精度、50mV容差的1.2V典型内核电源。3.3V DVDD电源具±4.5%精度、150mV的容差,而1.8V DVDD电源则具有±5%精度、90mV的容差。使稳压器靠近负载以减少路径损耗非常重要。需要注意的是,如果电源具有3%的容差,且内核电压要求4.2%容差,则必须对去耦网络进行,以便实现1.2V电压轨[4]的1.2%精度或14mV容差。



评论


相关推荐

技术专区

关闭