新闻中心

EEPW首页>EDA/PCB>业界动态> 华虹NEC与Synopsys携手开发参考设计流程2.0

华虹NEC与Synopsys携手开发参考设计流程2.0

——
作者:电子产品世界 时间:2006-10-16 来源:eepw 收藏
选择作为其首选EDA供应商

全球领先的电子设计自动化(EDA)软件工具领导厂商与中国最先进的集成电路制造商之一上海电子有限公司今日宣布,双方将携手开发应用于0.18微米工艺的2.0。华虹NEC选择作为其首选EDA供应商后,将充分利用Synopsys Professional Services开发基于Synopsys Galaxy™设计平台和Discovery™ 验证平台,以及华虹NEC I/O和标准单元库的完整RTL-to-GDSII

华虹NEC和Synopsys联合开发的2.0助设计人员应对时序闭合的挑战,降低风险并实现复杂的系统级芯片(SoC)的预期成功。该流程采用具有RTL合成、物理实现和签证功能的 Galaxy设计平台,以及包括RTL仿真VCS®解决方案的Discovery验证平台。参考设计流程2.0的最新功能包括Jupiter-XT™ 设计规划解决方案具备的增强型平面,以及DFT MAX 和 TetraMAX®工具具备的可设计(DFT)和自动图形生成(ATPG)能力。

华虹NEC-Synopsys 参考设计流程2.0还采用Synopsys完整的集成电路部署解决方案,包括RTL合成、、功率优化和物理设计。此外,参考设计流程2.0还包括用于整个芯片功率分析的PrimePower、用于最终设计签证的PrimeTime® SI、Star-RCXT™ 和 Hercules™ 解决方案,以及Formality® 等效检查器。通过采用DesignWare® 库可以实现广泛的设计兼容性和IP验证。

华虹NEC设计服务部高级总监李向阳表示:“这一解决方案将帮助我们的客户提供高性能低风险的半导体产品。Synopsys的Galaxy设计平台和Discovery验证平台与我们成熟的标准元件库相结合,将有助于我们的客户解决复杂的设计问题,同时满足对产品上市时间的苛刻要求。”
Synopsys战略市场开发部副总裁Rich Goldman表示:“华虹NEC需要成熟的硅设计流程来帮助其客户实现复杂SoC设计的预期成功。因此,我们双方一直在密切合作以保证Synopsys的设计流程与华虹NEC的硅工艺实现无缝整合,为我们共有的客户提供经过测试的RTL-to-GDSII 解决方案。我们希望未来可以与上海华虹NEC继续保持良好的合作,共同开发更多先进的硅技术。”

流程发布

从即日起,客户可以通过华虹NEC的客户经理申请华虹NCE-Synopsys参考设计流程2.0。


评论


相关推荐

技术专区

关闭