新闻中心

EEPW首页>电源与新能源>设计应用> 一种高速低功耗LVDS接收器电路的设计

一种高速低功耗LVDS接收器电路的设计

作者: 时间:2012-08-15 来源:网络 收藏

的仿真结果如图8所示,图中给出了输入共模电平分别为0 V、1.2 V、2.4 V;差分脉冲电压差80 mV;脉冲信号频率1GHz。可见,在输入共模范围0~2.4 V内均可稳定工作在2 Gbit·s-1。的具体技术指标概要如表1所示。

本文引用地址://m.amcfsurvey.com/article/176455.htm

f.JPG



4 结束语
提出了一种符合IEEE Std 1596.3-1996标准的新型低接收器电路。通过采用Rail-rail前置放大器实现了接收器电路的共模电平0~2.4 V的要求,通过自偏置折叠放大器、伪差分对等技术有效降低了电路,在2.5 V电源电压,数据传输速率为2Gbit·s-1下平均仅为3 mW。该接收器电路可广泛应用于低功耗的芯片间数据传输系统。

DIY机械键盘相关社区:机械键盘DIY



上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭