新闻中心

EEPW首页>模拟技术>设计应用> 倍频电路的预置可逆分频器设计

倍频电路的预置可逆分频器设计

作者: 时间:2012-11-11 来源:网络 收藏

本文引用地址://m.amcfsurvey.com/article/185572.htm

3. 基于simulink的可逆设计

采用simulink 建立可逆模型,如图1 所示。采用五级D 触发器实现,辅之以必要的控制逻辑。输入端A、B、C、D、E 为输入模值,I _ D为1 时分频器工作在递增模式,当I _ D为0时分频器工作在递减模式,符合函数的输出T连接至D触发器的清零端,分频器的工作波形如图2 所示。从图中可以看出分频器能够在模下完成递增或递减分频器功能。

五级分频器框图

图1 五级分频器

图2 分频器的工作波形

图2 分频器的工作波形。

图3 分频器的仿真波形

图3 分频器的仿真波形。

4. 基于FPGA的可逆分频器设计

采用verilog 语言实现了可逆分频器,其仿真波形如图3 所示,分频器可完成模以及递增及递减分频功能。分频器的verilog 代码如图4 所示,寄存器传输级网表如图5 所示。

分频器代码

图4 分频器代码。

寄存器传输级网表

图5 寄存器传输级网表。

5. 总结

本文分析了变模可逆分频器的工作原理,并分别采用simulink 和FPGA 实现了可逆分频器。仿真结果表明分频器能够完成模,递增和递减分频功能,满足设计要求。

分频器相关文章:分频器原理

上一页 1 2 下一页

评论


相关推荐

技术专区

关闭