新闻中心

EEPW首页>模拟技术>设计应用> FPGA实现FIR抽取滤波器的设计

FPGA实现FIR抽取滤波器的设计

作者: 时间:2009-04-29 来源:网络 收藏


图五移位加法器的波形仿真图
以上便是基于分布式算法的滤波器的三个主要模块的分析,为了能使该滤波器能正常工作,还需要用VHDL语言编写控制程序,使各模块连接起来,总的来说,该滤波器的实现原理图如下:

图六基于分布式算法的滤波器顶层原理图在中,不论是基于乘累加的滤波器,还是基于分布式算法的FIR滤波器(包括FIR滤波器的各模块)都是通过VHDL语言编程来实现的。

5 结语
本文所介绍的基于、采用分布式算法实现FIR滤波器的方法,在提高系统运行速度和节省硬件资源方面具有很大的优势。基于分布式算法的FIR滤波器结构可以扩展成任意阶数的FIR滤波器。而且,通过改变阶数和查找表中的系数,还可以将此设计灵活地运用于实现高通、低通和带阻滤波器,可移植性较好。因此,这种方法在高速数字信号处理中将有很好的应用前景。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭