新闻中心

EEPW首页>EDA/PCB>设计应用> 基于VHDL的QPSK调制解调系统设计与仿真

基于VHDL的QPSK调制解调系统设计与仿真

作者: 时间:2013-10-17 来源:网络 收藏

2数字调制器仿真
信号产生的两种方法有相位选择法和正交调制法,在该设计中我们采用相位选择法,具体关系如表1所示。

本文引用地址://m.amcfsurvey.com/article/189500.htm

b.JPG

d.JPG


输入时钟信号clk及使能信号start,当start为高电平时才进行调制,输入基带信号进行串/并变换。基带信号x由一路信号变为两路并行信号,变换后分别为a信号和b信号,则ab信号构成两位并行信号yy,变换后的yy值如表1所示。时钟信号进入八分频计数器q进行分频得到4种不同相位的载波。载波相位为45°、135°、225°、315°的4种载波。四选一开关根据信号yy值,选择载波对应相位进行输出,可得到已调信号Y。如表1所示,当yy值为“0”,选择输出对应的载波f3;当yy值为“01”,选择输出对应的载波f2;当yy值为“10”,选择输出3对应的载波f1;当yy值为“11”,选择输出对应的载波fo,即最终选择输出的载波波形就构成调制信号Y。当start为高电平时,进行调制,当输入的基带信号为1011 00 01 10 11 10 00 00 00,仿真结果如图2所示,选择相位分别为315°,45°,225°,135°,315°,45°,315°,225°,225°,225°。QPSK调制结构体的程序如下:
c.JPG

分频器相关文章:分频器原理


评论


相关推荐

技术专区

关闭