新闻中心

EEPW首页>EDA/PCB>设计应用> 一种基于Flash型FPGA的高可靠系统设计

一种基于Flash型FPGA的高可靠系统设计

作者: 时间:2012-09-10 来源:网络 收藏

取一系列的 R0值(0≤R0≤1),按(1)(2)两式计算出 RTMR和 RTMR+1如下表 1:

由表 1可以看出, 3+1模结构的可靠性远高于 3模冗余和单模工作,特别是在子模块可靠性降低的情况下提高可靠性的效果更为显著。

5 结论

本文提出了一种基于的高可靠系统解决方案,改进型的 TMR冗余利用片内备份的子系统替换出错的系统,能够长期维持 TMR系统,有效地提高可靠性。本文所述思想同样适用于多芯片 /多机情况下的冗余方案。本系统即将应用于某航天型号设备中,经过初步联试证明本系统能够满足可靠性和性能的要求。

本文作者创新点:1、将用于星载测控系统,提高了固件可靠性;2、改进型 TMR(3+1模冗余)改善了三模冗余的不足,延长了系统使用时间,大大提高了系统的可靠性。


上一页 1 2 3 下一页

关键词:FlashFPGA系统设计

评论


相关推荐

技术专区

关闭