新闻中心

EEPW首页>EDA/PCB>设计应用> 基于FPGA多通道同步数据采集系统设计

基于FPGA多通道同步数据采集系统设计

作者: 时间:2011-08-24 来源:网络 收藏

  ADS7864有三种读出模式,设计中通过CPU设置中的寄存器来确定采取何种模式,这样CPU可以根据实际需要单独地对某一路信号进行采样。在此设置为循环模式,在第一个读信号RD到来时读取通道A0的数据,第二个读信号RD到来时读取通道A1的数据,随后是B0、Bl、C0和C1, A/D转换时序图如图3所示,每个读操作将使ADS7864输出16位信息,其中D15用于表明读出数据是否有效(“1”有效),D14、D13、D12 用于表示所读出数据的通道,D0~D11为该通道采样结果数据。

2.jpg

  根据系统要求,采用3片6通道的ADS7864构成A/D转换电路,和A/D的硬件接口如图4所示。通过进行同步控制,实现对18路输入信号的同步快速采样。本系统将被测的三相电压分别接至A0、B0、C0;三相电流分别接至A1、B1、C1;通过对HOLDA、HOLDB、HOLDC三个信号同时置低电平,实现三相电压、电流的同步采样,采样转换后的值被保存在6个寄存器中。

3.jpg



评论


相关推荐

技术专区

关闭