新闻中心

EEPW首页>EDA/PCB>设计应用> 直接数字频率合成器的PFGA实现

直接数字频率合成器的PFGA实现

作者: 时间:2011-06-28 来源:网络 收藏

通常相位累加器的位数N很大,实际设计中受到体积和成本的限制。为了节省ROM的容量采用相位截断的方法,一般只取累加器输出的高几位作为ROM的寻址地址。设计中取累加结果的高8位(N=8)来进行查表,也就是说余弦ROM有256个寻址地址,数据宽度为16。为了验证本系统设计的正确性,利用Modelsim软件对上述程序仿真,仿真结果如图2所示。

本文引用地址://m.amcfsurvey.com/article/191136.htm


信号发生器功能验证无误,用示波器观测实验波形如图3所示,信号频谱如图4所示。



5 结语
直接数字频率合成(DDS)技术属第三代频率合成技术,与第二代基于锁相环频率合成技术相比,利用DDS技术合成的输出波形具有良好的性能指标本。设计采用Xilinx公司Spartan-3系列的XC3S200芯片和高速16位D/A转换器MAX5885。在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率。设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。从测试结果可看出,该系统工作稳定、可靠,并具有较好的参考与实用价值。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭