新闻中心

EEPW首页>EDA/PCB>设计应用> 基于FPGA的语音存储与回放系统设计

基于FPGA的语音存储与回放系统设计

作者: 时间:2011-03-14 来源:网络 收藏

  2.6 带通滤波器和功率放大器

  带通滤波器2如图7所示。放大器2和功率放大器如图8所示。图6、图7、图8连接起来就可以获得音频信号。

带通滤波器2

图7 带通滤波器2

放大器2和功率放大器

图8 放大器2和功率放大器

  3 数字化系统软件电路

  3.1外部接线

外部接线如图9所示。clk24m接24MHz晶振,cp接图4 ADC0809 ADC电路,yy[7..0]接图1.5 HM628128D,res接按键开关res为0时地址复位为0,wo接高低电平开关wo为0录音wo为1放音,stat接高低电平开关,开始录音或放音。dout[7..O]接图6,wr、read、adr[16..O]接图5HM628128D,bz接发光指示灯显示录音或放音工作状态,其余端接图4 ADC0809 ADC电路。

FPGA外部接线

图9外部接线

  4 结论

  此课题的创新点在于用FPGA控制数字化,取代了以往用单片机去控制;同时此课题综合了数电、模电、DAC、CAD、FPGA等多方面电子知识,对学生做课程设计、电子实验有着很大的实用性。同时此课题可作为产品开发,成本低、可靠性高,将会有一定的市场。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭