新闻中心

EEPW首页 > 测试测量 > 设计应用 > 变压器局部放电检测系统

变压器局部放电检测系统

作者:时间:2012-10-23来源:网络收藏

2 系统内部结构
数据采集采用了传统的数据采集方法,通过特高频传感器和工频传感器采集来的信号,经过信号调理电路,对信号进行滤波和放大,使信号转变到A/D转换器的可以接受的输入范围之内,然后通过AD9224转换器把模拟信号转换为数字信号,送往FPGA(EP2C5Q208C8)处理模块进行数据的存储和转发,在这部分模块中,FPGA一方面需要把采集来的信号存储到SDRAM中,由于信号的采集频率为20 MHz,并且需要连续采集2s,所以采用512 MB的存储器IS42S86400B SDRAM;另一方面,FPGA需要接受DSP发来的指令,把SDRAM中的数据转发到DSP中进行处理。在DSP控制的模块中,DSP(TMS320VC5402)一方面要实现嵌入式的TCP/IP协议,连接到以太网上进行数据的传输,另一方面要对大容量的数据进行压缩,从而实现数据在以太网上的可靠快速传输。内部结构如图2所示。

本文引用地址://m.amcfsurvey.com/article/193041.htm

c.JPG



3 客户端软件部分的设计
客户端基于VC++6.0编译环境进行开发,此软件系统兼容C/S和B/S架构,采用大型数据库管理技术,实时对信号进行采集、压缩、处理、存储和显示。系统主要包括局放数据采集部分,数据压缩传输部分,数据处理分析部分,图形和表格显示部分,数据库管理部分。

d.JPG



评论


相关推荐

技术专区

关闭