新闻中心

EEPW首页>测试测量>设计应用> 利用示波器进行高速串行总线信号分析的方法总结

利用示波器进行高速串行总线信号分析的方法总结

作者: 时间:2017-01-12 来源:网络 收藏

早期的标准中,覆盖信号5次谐波的足够高的带宽是至关重要的。如果示波器带宽不满足要求,那么可能满足规范的DUT被认为是不通过的。大多数的标准把中间的模板都放在眼图的中央,然而,HDMI却将模板进行偏移。正像图2所示。因此,正确了解掌握不同串行构架才采用的眼图测试方法是很重要的。

图2.HDMI模板

抖动分析

抖动测量的是信号边沿和恢复出的嵌入时钟边沿的时间差,时钟恢复的方法根据不同的标准也不尽相同。过大的抖动会引起系统误码率的恶化。确定性抖动(Dj)和误码率性能标准指明在误码率为10-12下考察总体抖动(Tj)容限。如果直接采集捕获所需的UI,是非常耗时的。因此规范采用的是另一种精确的评估算法。

不同的标准采用了不同的评估算法。一个通用的算法是基于TIE抖动的概率分布函数(CDF)或者“浴盆曲线”(Bathtub)(如图3)。InifiniBand标准就是采用的这种方法。第一代PCIe标准采用TIE的直方图,而第二代PCIe采用的是Dual Dirac模型(如图4)。

图3:抖动浴盆曲线

图4.基于Dual Dirac的抖动眼图张开度测量



评论


技术专区

关闭