新闻中心

EEPW首页>电源与新能源>设计应用> 高速多通道CCD预放电路设计

高速多通道CCD预放电路设计

作者: 时间:2018-09-07 来源:网络 收藏

后的放大器对方波的响应如图7所示。

本文引用地址://m.amcfsurvey.com/article/201809/388654.htm


放大器的开环频率响应如图8所示,可以看出当放大倍数将为0 dB时,相位为-145°,不存在稳定性问题。



4 结论
高速多通道CCD设计中存在不能足够靠近CCD的问题。高速运算放大器存在容易自激振荡的问题。针对上述两个问题,从电路原理和电路板设计的角度进行了高速多通道CCD分析和设计。通过电路原理设计中应用技术,有效地解决了带宽限制问题。通过电路板设计中去除运算放大器反馈端地平面的方法有效地避免了自激振荡。因此,该设计可以有效地应用在高速多通道CCD成像电
路中。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭