新闻中心

EEPW首页>模拟技术>设计应用> 利用PCB布局技术实现音频放大器的RF噪声抑制

利用PCB布局技术实现音频放大器的RF噪声抑制

作者: 时间:2013-11-14 来源:网络 收藏
ING: 0px; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">
MAX9750实例分析:工程评估结果表明MAX9750 IC中敏感度最高的九个引脚:INL、INR、BIAS、VOL、BEEP、OUTL_和OUTR_。

电容的作用

举所选IC的BIAS引脚为例。假定BIAS引脚在所感兴趣的频率下的抑制能力较差,则首先最该考虑的PCB设计是缩短从BIAS引脚至去耦电容之间的引线长度。 如果在优化引线长度后解调情况还不理想,则考虑在放大器引脚增加一个小的旁路电容(大约10pF至100pF)到地。电容的阻抗特性可在系统最敏感的频率上(在本例中为2.4GHz)形成陷波滤波器。请参考图1A中电容模型(C1)的阻抗特性。

利用PCB布局技术实现音频放大器的RF噪声抑制
图1A. 非理想电容模型

利用PCB布局技术实现音频放大器的RF噪声抑制
图1B. 非理想电容模型,阻抗特性

如果C1为理想电容,则阻抗特性会随着频率的提升而下降(XC = 1/[2π x f x C])。但是,实际应用中并不存在理想电容。非理想电容模型(图1B)的阻抗在自谐振频率*下陷,然后随着频率开始上升。当频率大于fo时,则电感分量开始增加(XL = 2π x f x L)。如果将电容作为滤波器使用,当接近或高于其自谐振频率时,则此种特性将会令滤波效果变差。但是,如果选择电容将特定的高频分量旁路接地,则此时电容的自谐振特性就可以派上用场了。

MAX9750实例分析:33pF电容加在BIAS针脚上,改善了RF抑制能力(平均3.6dB)。

控制输入引脚的噪声

通常,音频放大器的输入引脚总是RF耦合噪声的源头,所以要确保输入引线的长度小于系统的RF信号波长的1/4。安静的地层同时也会减少耦合到输入引脚的RF噪声。应在IC的各个输入引线周围布满安静的地层。此接地层有助于所选音频放大器的输入引脚与任意高频RF信号的隔离。

MAX9750实例分析:将输入引线长度缩短三倍,并在左声道、右声道和PC-beep引脚上铺上地层,将进一步改善了MAX9750 IC的RF抑制能力(图2)。


关键词:PCB布局现音频放大器RF噪声抑制

评论


相关推荐

技术专区

关闭