新闻中心

EEPW首页>模拟技术>设计应用> SoC FPGA提升蜂巢网络设备整合度

SoC FPGA提升蜂巢网络设备整合度

作者: 时间:2013-09-28 来源:网络 收藏
0916/0940103510-3.jpg">

  图5 整合可编程逻辑的自动相关矩阵运算硬件加速器演算法与处理系统

  最终,无线传输效能决定硬件和软件间所需的数字预失真功能分区。藉由调高频谱校准程度以达到更佳效率的做法可能影响效能,原因在于要达到这种校准程度需要更高的处理效能。其他影响效能的因素也可能是更多的传输频宽或是多个天线共用预测引擎。这只能针对单一的处理器节省空间和成本,加上采用另外的硬件加速器为许多资料路径预失真器计算系数。

  在一些情况中,用ARM Cortex-A9处理器配合NEON单元执行的软件效能可能已足够,例如频宽较窄的传输配置或只有一或两个天线路径处理资料的设计,可以为那些无线传输配置降低元件占用面积和物料成本。

  为将效能提升至更高的水准,设计人员可在建置自动相关矩阵运算功能时加入更多平行运算机制,只要增加支援逻辑的建置则可达到更快的更新时间。进一步的软件设定也可显示从硬件加速受惠的演算法的其他面向。无论有任何需求,现在的工具和芯片都可让设计人员去探索在效能、面积和功耗间的各种取舍方法,在不受限于特定独立型元件或程式设计方式的情况下,可用最少的力气达成更高的运作效率。

  无线传输基础设备需要低成本、低功耗和高可靠性。整合是达到这些目标的关键,但时至今日业界仍须在灵活度或产品上市时程方面做某种程度的让步。此外,在处理效能方面仍持续对宽频无线传输和更高作业效率有更多的要求。完全可编程元件具备双核心处理器子系统、高效能和低功耗的可编程逻辑,可为目前和未来的无线传输需求提供可行解决方案。

  无论是远端无线设备或者是主动式天线阵列,设计人员可以打造具备更高生产力的产品,同时提供比现有的特定应用标准产品(ASSP)或特定应用集成电路(ASIC)方案更高的灵活度和效能。


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭