新闻中心

EEPW首页>模拟技术>设计应用> FPGA核心知识详解(3):那些让FPGA初学者纠结的仿真

FPGA核心知识详解(3):那些让FPGA初学者纠结的仿真

作者: 时间:2013-05-04 来源:网络 收藏
生成的标准延时文件反标注到综合模型中去,可估计门延时对电路带来的影响。

  实现与布线,根据所选芯片的型号,将综合输出的逻辑网表适配到具体的/CPLD上。实现过程中最主要的过程是布局布线(Place and Route):布局将逻辑单元合理地适配到内部的固有硬件结构上;布线则根据布局的拓扑结构,利用内部的各种连线资源,合理正确地连接各个元件。时序将布局布线的延时信息反标注到设计网表中进行。此时的仿真延时文件信息最全,包含门延时和布线延时,所以布线后仿真最准确,能较好地反映芯片的实际工作情况。

以下是个人拙见:从以上分析,我们可以给文章刚开是提到的那九种仿真名词中的一些画等号了。

  前仿真=功能仿真=行为级仿真=RTL级仿真

  而后仿真又可以分为两步,第一步是布线前 仿真,也就是综合后仿真其目的主要是验证逻辑功能是否正确,综合时序是不是正确;第二步是布线后 仿真,也就是后仿真=时序仿真=布局布线后仿真=门级仿真,这一级的仿真最接近于芯片,里面加入了线延迟,可见理解方法七的解释。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭