新闻中心

EEPW首页>模拟技术>设计应用> 集成电路和信号完整性的设计

集成电路和信号完整性的设计

作者: 时间:2012-10-22 来源:网络 收藏
T: 14px/25px 宋体, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">第二个重要的电容值是[Model]关键字下面的C_comp值。正如您在IBIS模型中找到正确的模型一样,您也会找到一份C_comp值的列表。3显示了DIO_33模型中C_comp的一个例子(《参考文献2》)。

图3ads129x.ibs中,其为Model DIO_33及其相关C_comp值的列表。

3的声明中,“|”符号表示一段注释。该声明中的有效C_comp(《参考文献3》)列表为:

| typ min max

| (nom PVT) (Fast PVT) (slow PVT)

C_comp 3.0727220e-12 2.3187130e-12 3.8529520e-12

通过该列表,PCB 设计人员可以在三个值之中做出选择。在PCB传输线路设计阶段,3.072722 Pf 的典型值是正确的选择。

IBIS 模型为PCB设计人员提供了一些线索,让他们可以在转到样机设计以前进行板模拟。如果您知道了查找的方法,IBIS 模型就可以为您提供所有引脚的特性阻抗和电容。评估工作的下一步是确定每个缓冲器的输入/输出电阻,我们将在下次为您介绍。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭