新闻中心

EEPW首页>模拟技术>设计应用> 高频锁相环的可测性设计

高频锁相环的可测性设计

作者: 时间:2012-02-23 来源:网络 收藏
0px">  本文将基于IEEE1149.1标准的边界扫描技术应用于模拟电路设计中,对一款提出了测试方案,并给出了相应的测试电路。并对采用该方案进行测试的高速在增加测试电路前后电路的仿真结果进行了比较。结果表明,本文所提出的测试方案对本身的功能影响很小。

参考文献

  1]Prashant Goteti,Giri Devarayanadurg, Mani Soma? DFT for Em bedded Chargepump Systems Incorporating[J]. IEEE1149.1IEEE,1997, C ustom Integrated Circuits Conference, 1997:210-213

  2]IEEE S

td. 1149.1. A Standard Test Access Port and Boundar y Scan Architecture[J].IEEE,1993

  3]Michael L Bushnell, Vishwani?Agrawal Essenentials of E lectronic Testing for Digital, Memory and Mixedsignal VLSI Circuits[M].Kluwr Aca demic Publishers, 2000

  4]于宗光.IEEE 1149.1标准与边界扫描技术[J].电子与封装,200 3,3(5):40-47.

  5]成立,王振宇,高平,等.VLSI电路设计技术及其应用综述[J].半导体技术,2004,29(5):2024.

分频器相关文章:分频器原理
电荷放大器相关文章:电荷放大器原理
鉴相器相关文章:鉴相器原理
锁相环相关文章:锁相环原理
锁相放大器相关文章:锁相放大器原理

上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭