新闻中心

EEPW首页>模拟技术>设计应用> USB3.0中五分频电路设计

USB3.0中五分频电路设计

作者: 时间:2012-02-12 来源:网络 收藏
e 公司的spect re 仿真器对设计的分频器分别仿真, 仿真电源电压为1 V, 结果表明: 在典型工艺参数条件下,基于CML 电路结构的器最大工作频率是8 GHz, 最小工作频率是1 kHz, 当工作在8 GHz 时, 功耗为1. 7 mW, 输出信号占空比为49. 76% ; 基于T SPC 电路结构的器最大工作频率是10 GHz, 最小工作频率是10 MHz, 当工作在10 GH z时, 功耗采用10 ns 内的平均功耗, 功耗为0. 2 mW, 输出信号占空比为49. 92%.由于是单端输入输出, 基于T SPC 电路结构的分频器抗噪声能力较弱。最高工作频率下的仿真结果如图4, 图5 所示。

USB3.0中五分频电路设计

  图4 基于CML 电路结构的器工作在8 GH z 仿真图

USB3.0中五分频电路设计

  图5 基于T SPC 电路结构的五分频器工作在10 GHz 仿真图

  对于不同频率的分频器。通常采用FOM 值来比较其性能, 分频器的FOM 值定义为:

USB3.0中五分频电路设计

  式中: fmax 是分频器的最高工作频率; P 是分频器在最高工作频率下的功耗, 表2 为本文设计的分频器和其他文献中介绍的分频器作对比,所有的分频器均采用CMOS工艺, 对比表明本文设计的5 分频器性能较优,在65 nm 工艺下具有明显的功耗低优势, 尤其是采用TSPC 电路结构的分频器, 功耗极低。

  表2 几种分频器性能的总结对比

USB3.0中五分频电路设计

  4 结语

  采用spectr e 仿真表明, 采用CML 结构的分频器最高工作频率8 GHz,功耗1. 7 mW, 输出信号占空比49. 76% ; 采用T SPC 电路结构分频器最高工作频率10 GHz, 功耗为0. 2 mW,输出信号占空比49. 91%, 由于采用单端输入输出, 所以采用T SPC 结构的分频器抗噪声能力较弱。输出信号占空比为50% 是本文一大特点, 2 种结构的分频器工作频率完全覆盖了U SB 3. 0 协议所要求的频率范围,满足协议要求。

分频器相关文章:分频器原理

上一页 1 2 下一页

关键词:USB3.0五分频

评论


相关推荐

技术专区

关闭