新闻中心

EEPW首页>嵌入式系统>设计应用> 数字秒表电路设计

数字秒表电路设计

作者: 时间:2013-04-03 来源:网络 收藏

555时钟电路可以构成多谐振荡器,真值表如下:

RST THR TRI OUT TD
0 X X 0 导通
1 >23VCC >13VCC 0 导通
1 23VCC >13VCC 不变 不变
1 23VCC 13VCC 1 截止
1 >23VCC 13VCC 1 截止

注明:6脚为THR,触发器输入端,低电平有效。
2脚为TRI,阀值输入端,高电平有效。4脚为RST,总复位端,低电平有效。
7脚为DIS,放电端。5脚为CON,控制端。1脚接地,8脚接电源。
3脚为输出端。TD为内部三极管。
三、电路图

点击浏览下一页

四、验证功能

1、555振荡器输出波形与秒计数单元逻辑功能输出波形:
点击浏览下一页

五、总结报告
(1)本电路采用555定时器及电阻、电容组成多谐振荡器为74LS160提供时钟信号。
(2)由74LS00两个与非门组成RS触发器,以及两个74LS00、C3、R17组成单稳态电路。
(3)利用74LS160作为十分频和加法计数,而U3、U4通过一个与非门进行级联。
(4)用两个7447作为译码驱动加到了数码管。
通过这次设计,使我加深了对数字电路的理解与应用,巩固了课本上所学的知识,真正实现了学以致用的目的。

分频器相关文章:分频器原理
脉冲点火器相关文章:脉冲点火器原理

上一页 1 2 3 下一页

关键词:数字秒表分频计数译码显示

评论


相关推荐

技术专区

关闭