新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 四组智力竞赛抢答器电路设计

四组智力竞赛抢答器电路设计

作者: 时间:2013-04-03 来源:网络 收藏


三、电路原理图

点击浏览下一页

四、验证功能
1、逻辑功能表的A、B、C、D、E点输出波形

点击浏览下一页

五、总结
  在此设计中,采用XFG1产生5KHZ的振荡信号通过U3A作为U1A、U1B、U2AU2B()的时钟信号,使具备上升沿触发脉冲,利用按键被按下,得到高电平加到D触发器的D端,使得D触发器翻转,将其 输出的低电平作为控制信号,控制U3A的打开与关闭,从而控制D触发器的时钟脉冲有无,达到控制D触发器的打开与锁死状态,实现“抢答”的目的。
通过本次电路的设计,使我加深了对数字电路的理解与应用,并利用EWB软件查看各点输出波形,巩固了课本上所学的知识,真正实现了学以致用的目的。

负离子发生器相关文章:负离子发生器原理
蜂鸣器相关文章:蜂鸣器原理
离子色谱仪相关文章:离子色谱仪原理

上一页 1 2 下一页

评论


技术专区

关闭