新闻中心

EEPW首页>嵌入式系统>设计应用> 基于FPGA的c点阵显示系统设计

基于FPGA的c点阵显示系统设计

作者: 时间:2012-09-14 来源:网络 收藏

2. 移位时钟模块

移位时钟CP信号的产生,根据屏幕分辨率 256*800,刷新频率为60HZ,扫描方式为 1/32,则移位频率为 32*800*60=1.5MHZ。其中 32为扫描方式,32行共用一列驱动模块。60为刷新频率,所以移位时钟 CP 用时钟分频电路来实现即可。

基于FPGA的c点阵显示系统设计

3. 灰度控制时钟

由于采用 BHL2000专用驱动芯片,其灰度控制时钟是通过计算由产生的。根 据32*32 的点阵,其刷新频率为 60HZ 则点频为 60*32*32=60KHZ ,其行频为点频 /32=2KHZ ,所以灰度控制时钟频率为256*2k=512KHZ。

(二)存储器控制模块

根据 LED显示屏的大小,可以确定存储器的容量和读写速度,存储采用分色顺序方式存储。存储最少存一帧的数据,容量为 256*800=200KB,选六片容量为256K的SRAM 即可。由于调试时选用的是32*32的点阵屏,不需要这么大的容量,只是在内部实现了SRAM,为了方便看 LED显示的结果,就在实现了ROM,里面固定的存储了一些信息,证明 LED的显示是否和ROM 里的内容一样。

(三)显示屏的驱动单元

1. 行驱动模块 三、FPGA 开发流程

系统程序设计是采用的 Verilog语言输入方式,设计所用的软件为 QuartusII软件。

Altera 公司的 QuartusII 设计软件提供最全面的 FPGA, CPLD 和结构化 ASIC 设计流程,结合多种可直接进行设计应用的知识产权(IP)内核,可以使设计效率 有很大提高。该软件提供完整的多平台设计环境,拥有 FPGA 和 CPLD 设计的所有 阶段的解决方案,可以很好的满足特定设计的需要。

本文作者创新点:大屏幕 LED点阵显示系统采用可编程逻辑器件 FPGA来实现,可以实现在系统可编程(ISP),用户可以在自己设计的目标系统中或电路板上重构逻辑器件编程或反复改写,从而实现了硬件设计与修改软件化,缩短了开发周期,经济效益明显,增加了设计灵活性,使得整个系统的性能得以进一步提高。


上一页 1 2 3 下一页

关键词:FPGAFPGA

评论


相关推荐

技术专区

关闭