新闻中心

EEPW首页>嵌入式系统>设计应用> 理解FPGA中的压稳态及计算压稳态的方法

理解FPGA中的压稳态及计算压稳态的方法

作者: 时间:2010-02-23 来源:网络 收藏

结论

  信号在不相关或者异步时钟域电路之间传输时,会出现问题。亚稳态失败平均时间间隔与器件工艺技术、设计规范和同步逻辑的时序余量有关。设计人员可以通过增大tMET ,采用增加同步时序余量等设计方法来提高系统可靠性,增大亚稳态。Altera 确定了其参数,改进器件技术,从而增大了亚稳态。使用Altera的设计人员可以利用Quartus II 软件功能来报告设计的亚稳态MTBF,优化设计布局以增大MTBF。

致谢

  ■ Jennifer Stephenson,应用工程师,软件应用工程技术组成员, Altera 公司。

  ■ Doris Chen,软件和系统工程高级软件工程师, Altera 公司。

  ■ Ryan Fung,软件和系统工程技术组资深成员, Altera 公司。

  ■ Jeffrey Chromczak,软件和系统工程资深软件工程师, Altera 公司。


上一页 1 2 3 4 下一页

评论


相关推荐

技术专区

关闭