新闻中心

EEPW首页>嵌入式系统>设计应用> 新环境、新工艺、新挑战下的FPGA发展策略

新环境、新工艺、新挑战下的FPGA发展策略

作者: 时间:2009-05-19 来源:网络 收藏

与EDA厂商:合作而非竞争

去年10月的一次用户调查曾显示,有50%的用户表示设计工具应该更好,用户对于设计工具最不满的是布线和时序预算。Altera公司的Quartus II软件版本目前已升至9.0,这个统一的设计环境能完成Altera CPLD、和HardCopy ASIC全系列产品的开发,并支持新产品Stratix IV GT和Arria II GX。新增功能包括:新的SSN分析器工具——提示设计人员在引脚分配期间可能出现的同时开关噪声(SSN)违规,更迅速地实现电路板设计,提高信号完整性;增强SOPC Builder——简化了硬件和软件工程师之间的信息传递,增强了GUI,大型系统显示更加清晰;亚稳态分析——提供工具来自动识别可能出现的亚稳态电路问题,自动报告平均故障间隔时间(MTBF);增强引脚规划器——提供新的时钟网络查看功能,帮助设计人员更好地管理时钟资源。

“软件的质量决定客户是否会继续使用你的产品,能抓住工程师的还包括软件和IP组合。我们必需确保为每一类用户提供合适的工具、IP和设计支持,更好地帮助他们完成自己的设计。”Danne表示,“这也是Altera的市场份额能逐年上升的原因之一。”

我们认为45nm的竞争很大程度上也取决于软件。“EDA厂商不会针对不同FPGA厂商提供不同的服务,而我们一般采用会同时进行硬件和软件开发,软件通常在芯片量产前六个月就可以付诸使用。EDA厂商做不到这一点。”Hata表示。

“当然,EDA厂商在PLD领域的确扮演者非常重要的角色,不过,我们不认为EDA厂商是我们的竞争对手,所以我们不会与他们进行竞争,而是努力与他们合作。主流EDA厂商如Cadence、Mentor Grapics、Synopsys和Synplicity等都已和我们有多年的合作。”Danne表示。



关键词:40nmFPGA

评论


相关推荐

技术专区

关闭