新闻中心

EEPW首页>嵌入式系统>设计应用> 通用串行总线(USB)集线器隔离器电路图

通用串行总线(USB)集线器隔离器电路图

作者: 时间:2013-12-31 来源:网络 收藏

  该集线器设计与上游数据连接完全隔离,可承受最高达5 kV的瞬变电压。下游端口通过离线电源供电,以支持全功率应用。低速、全速和高速外设可以任意组合连接到下游端口,集线器控制器根据标准正确协商速度。此设计中还包括电流切换和限制功能,还为其它输出保护器件预留了位置,设计人员可以根据需要选择安装。

  以下所列为适用的测试参考文件:

  上游全速信号质量测试参考文件—2.0规范第7.1.11节、第7.1.2.1节

  上游全速上升时间测试参考文件—2.0规范第7.1.11节、第7.1.2.2节

  上游全速下降时间测试参考文件—USB 2.0规范第7.1.11节、第7.1.2.2节

  图3为全速眼图,显示ADuM4160能够提供充分张开的眼图,并远离禁入区域。但有一个转换是例外,它侵入了禁入区。对于这种测试认证来说这是可以接受的。针对低速评估也获得了类似的数据。评估板的照片如图4所示。欲了解布局文件,请访问: www.analog.com/CN0158_Board_Layout.

  图3. 显示禁入区域的全速眼图

  图4. ADuM4160隔离USB集线器评估板

电路图符号相关文章:电路图符号大全


隔离器相关文章:隔离器原理

上一页 1 2 下一页

评论


相关推荐

技术专区

关闭