新闻中心

EEPW首页>嵌入式系统>设计应用> 某测试系统数据总线接口模块的设计

某测试系统数据总线接口模块的设计

作者: 时间:2012-03-13 来源:网络 收藏

CJNE R0,#02H,LOOP3

SETB P1.2

LOOP3: JNB P1.7,LOOP3

SETB P1.3

LOOP4: JB Pl.7,LOOP4

CLR P1.3

INC R0

LOOP5: JNB Pl.7,LOOP5

LOOP6: JB P1.7,LOOP6

CLR P1.2

INC R0

SETB P1.0

LOOP7: JNB P1.7,LOOP7

LOOP8: P1.7,LOOP8

INC R0

CJNE R0,#24H,LOOP7

CLR P1.0

CPL P3.1

MOV R0,# 00H

SJMP LOOPl

END

4 单/双极性变换电路

单/双极性变换电路主要是由电平匹配器1、电平匹配器2、反相加法器以及功率放大器等4部分组成,具体的电路原理如图5所示。

该电路的基本工作原理是将32位单极性发送电路产生的双通道互补对称NHΦCH1和NHΦ.CH2信号送电子匹配器1和2进行处理,以形成反相加法器所需的输入信号Vol和V02,然后将Vol、V02以及补偿电子信号Vr经加法器线性叠加以得到双极性"双绞a"信号。由于"双绞a"信号功率较小,不能直接驱动被测设备的内部电路,故需将其再进行一级功率放大以满足实际需要。

在图5中,电平匹配器、反相加法器均采用OPA689高精度高速集成运放芯片,而功率放大器则采用大功率高频功放芯片BUF634。

图6所示是单极性-双极型串行码的极性变换逻辑及时序关系。

参考文献

1. 郑玉墙,徐子闻.MAXIM 热门集成电路使用手册(一).人民邮电出版社,1998

2.崔功,等.航炮综合控制设备自动测试系统的设计与实现.火炮发射与控制学报,2001(3)


上一页 1 2 3 下一页

评论


相关推荐

技术专区

关闭