新闻中心

EEPW首页>设计应用> 省电设计使DDS更适合便携应用

省电设计使DDS更适合便携应用

作者: 时间:2009-06-11 来源:网络 收藏

独特的结构

图1表示了当工作在100MHz的标称输出频率时,的低功耗特性。该图表明了三种不同的工作模式(单音、线性扫描、可编程模数),具有直接接收差分或单端源(屏蔽内部PLL)驱动的REFCLK输入。

的可编程模式结构是独一无二的,并且其与常规器件有着区别。传统的依靠相位累加器实现其频率分辨率,累加器的大小(位数)决定了的频率分辨率。

有C-bit分辨率相位累加器的传统DDS将提供fS/2C的频率分辨率,其中fS是DDS的采样率。数字调谐字M可以是从零到2C-1}-1的任何整数。技术上,允许从2C-1至2C-1的调谐字,但这导致了奈奎斯特镜像频率合成(例如,计数旋转相量)。该数字调谐字和DDS采样率(fS)产生了通常的DDS频率合成方程,其中fO是DDS的输出频率:

fO/fS=M/2C (1)


因为M必须是整数,对于任何给定的采样率,传统的DDS只能合成2C-1的特定频率。也就是说,对于M=0,输出频率是零(DC),而对M=2C-1-1,输出频率略低于0.5fs。所有剩余的输出频率受限于fs2C(DDS的频率分辨率)的增加。在大多数情况下,这种精细的频率分辨率更令人满意。例如,对,其拥有32-b累加器,频率分辨率是(250MHz)/232,即约为0.058Hz。

现在,考虑具有32-b累加器的传统DDS,其准确合成采样速率1/1000th的输出频率。这意味着fO/fS=1/1000。将其带入公式1的左侧,并求解M为:M=232/1000,或M=4294967.296,其中M显然不是一个整数。传统DDS要求M为一个整数值,在这个例子中其最接近的值是4294967。困难在于,使用这种调谐字不能准确合成0.001fs的频率,大约为0.000999999931fs。在某些应用中,这种与理想频率略有偏差是不可接受的(例如网络时钟应用)。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭