新闻中心

EEPW首页>网络与存储>设计应用> 基于PowerPC的高速处理系统设计

基于PowerPC的高速处理系统设计

——
作者:杨改赞 张红林 刘开华 时间:2014-05-15 来源:电子产品世界 收藏

  2.2 存储模块

本文引用地址://m.amcfsurvey.com/article/245931.htm

  内存主要用于存放用户数据和代码,为程序运行和保存临时数据提供空间,高速、大容量的内存可以提高系统运行效率。P1010内部集成的DDR控制器支持DDR3和DDR3L两种内存芯片,本设计采用四片256M*8bit、支持800MHz操作频率的DDR3芯片K4B2G0846C-HCK0并联,实现了总共1GB的内存空间。四个芯片并联支持最高800MHz×2×4×8bit=51.2Gb/s的数据传输速率。

  2.3 配置模块

  P1010的大多数功能可通过在 信号的上升沿采样POR配置引脚的值来设定,本项目通过上下拉电阻和拨码开关电路对相关POR引脚值进行了配置,主要配置内容如表1所示,其中1表示上拉至高电平,0表示下拉至低电平。

  要使P1010正常工作,必须通过CPLD对系统上电时序、复位信号、JTAG相关引脚等进行配置,另外,CPLD还可以用于POR引脚配置、系统扩展和整体控制等。

  2.4 接口模块

  为实现系统开发过程中与外部主机的通信,本项目采用SP3232芯片实现了符合EIA/TIA-232-F标准的串口通信,采用RGMII物理层收发器VSC8641和一个用于电缆接口隔离的磁性模块24HSS1041-2LF实现了网口通信。

  P1010的SATA控制器可提供最高3.0Gbps的数据传输速率,通过外接SATA硬盘可以实现数据的快速存储,方便后期回放和研究。

  P1010内部仅集成了PCI-E控制器,为实现总线方式的数据传输,本项目采用桥接芯片PEX8112实现PCI-E和接口的转换。PCI-E接口的参考时钟为100MHz,由PI6C557-05和一个25MHz的无源晶振产生。

3 系统测试

系统的PCB板,大小为100mm×160mm,厚度不超过15mm。符合嵌入式应用对于小体积的要求。硬件调试成功后即可进行嵌入式Linux系统移植。

  本文采用飞思卡尔提供的、面向Linux的软件开发包Freescale Linux SDK for QorIQ Processors为系统开发嵌入式Linux系统,通过修改SDK中P1010rdb的配置文件得到适用于系统的配置文件,并在此基础上生成可从NOR FLASH加载的u-boot以及Linux内核和根文件系统。首先,将u-boot写入NOR FLASH[7],系统上电后可在超级终端看到如图2所示的反馈信息,表示u-boot移植成功。

  内核和根文件系统有网络和本地两种加载方式,在系统调试阶段,一般采用网络加载方式,方便调试过程中反复修改。系统调试完成后,将其写入FLASH等非易失性存储器,采用本地加载方式,使系统可脱离主机独立运行。

  系统移植成功后即可进行系统性能测试。在主机上编写C语言程序实现对1000个数的快速排序、选择排序、插入排序,使用gcc编译器生成Linux系统上的可执行文件,将其加载到高速处理系统中并运行,得到它们需要的时间分别为0.124s、0.376s和0.438s,可见高速处理系统具有较强的数据处理能力。

4 结语

  本项目设计并实现了用于的高速处理系统设计,该系统具有高速的数据处理和传输能力,可以满足系统的要求,具有小体积、低功耗等优点。该系统可以移植嵌入式Linux系统,为后期各种算法的开发和移植提供了便利。该系统在实际使用过程中可以根据监测数据迅速的对飞机的健康状态做出评估,也可以用作其他结构的结构健康监测系统的数据处理中心。

linux相关文章:linux教程


晶振相关文章:晶振原理
锁相环相关文章:锁相环原理

上一页 1 2 下一页

评论


相关推荐

技术专区

关闭