首先按照 图2 所示,为FPGA电路设置上电时序,VINTF 最早打开输出,VCCINT 在VCCO 之前1毫秒打开供电:
![N6705A上电序列设置屏](//m.amcfsurvey.com/editerupload/fetch/20140718/255244_2_0.jpg)
图2 N6705A上电序列设置屏
在此供电情况下,可以看到内核电源消耗的电流 ICCINT 在上电过程中产生一个明显的脉冲尖峰,如图3 所示:
![](//m.amcfsurvey.com/editerupload/fetch/20140718/255244_2_1.jpg)
图3 内核电源VCCINT在上电过程中所消耗的电流波形ICCINT
按图4 所示重新改变上电时序,使VCCINT上电输出滞后于VCCAUX 1毫秒,此时可以看到ICCINT 电流波形中脉冲尖峰已经消失。
![](//m.amcfsurvey.com/editerupload/fetch/20140718/255244_2_2.jpg)
图4 调整上电时序后,ICCINT 的电流波形
评论