新闻中心

EEPW首页>模拟技术>牛人业话> 一研究生精密电源的设计及心得分享

一研究生精密电源的设计及心得分享

作者: 时间:2014-08-11 来源:网络 收藏

  所以,我就在输入端加了TVS保护,串了一个肖特基和自恢复保险丝做了个简单保护。

本文引用地址://m.amcfsurvey.com/article/256725.htm

  这个输入不能过5v5.所以,我就在输入端做了个保护电路。

  这里,电压基准输出3.0v标准参考,另一路是实际电压的分压,当输入在5.5V以下,比较器输出低电平,开关管导通,否则,比较器负端输入高于正端,管子关短,从而保证了电路的安全。

  以上就是所有这个设计的原理图部分。PCB也画好了,目前在加工中,先文章写着,等待调试结果,如果性能好的,一定跟大家说,不过我有感觉应该差不了。反正这个电源的难点在于精细和保护,不在效率。先上个PCB:

  不好意思,抹掉的部分是我的名字……哈哈,就不透露了,大家也没兴趣知道。

  我总结了这个设计,其实,如果像考虑信号链一样的考虑到整个电源设计,也是需要分好多部分,考虑好多可能。对于电源,布局布线可能比原理图关键。对于信号链来说,原理图可能要经过几板性能较差的PCB的修改后才能满足要求。但我感觉,电源设计的难点还是在DC/DC上。这个项目中大多也是芯片参考电路,就前段的保护电路是自己的。现在等待调试结果,有结果了再给大家汇报汇报。大伙就这个设计多多给我提不足哈,这样我下次就知道该怎么弄了。

  前天板子到了,昨天焊接+调试,一版通过,不过遇到些问题和经验,总结如下:

  1. 用于电压比较的一颗电压基准芯片发现基准不准,会随输入电压浮动,后来改成同封 装的,问题解决;

  2.运放选型要看好,特别是工作在跟随器状态。我这里用的芯片是实验室多的,所以就凑合了,结果自激。对比原理图和芯片手册的波特图发现,我的负载电容过大(本来是想给后级滤波用,现在想想是多余了),使得相位条件不满足,芯片开始自激,去掉电容,问题解决;

  3.这个问题很奇特,不解,各位知道的话不吝指点:

  运放U6B作为比较器,当负端断开,而改变正端电压时,负端竟然也会有电压!而且也会随着正端改变!(电压值跟负端不同,差0.5v左右),我想不通,就算负端接上3v3,负端电压也不是3v3,是3v7,并且也会随着正端电压变化而变化。后来我在正端下拉个电阻,问题解决。至今不知道为什么(电荷集聚?……)个人推测和运放的输入端做法有关,可能换个运放就好了。


上一页 1 2 下一页

评论


相关推荐

技术专区

关闭