新闻中心

EEPW首页>嵌入式系统>高端访谈> Altera:通过不断创新立于不败之地

Altera:通过不断创新立于不败之地

—— ——访Altera公司亚太区高级市场经理陈国裕
作者:文蕴蕴 时间:2007-09-18 来源:电子产品世界 收藏

Altera公司亚太区高级市场经理陈国裕

Altera此次获得《电子产品世界》“2007年影响中国的系统新技术奖”的Quartus II 软件,是开发Altera PLD的软件工具,可开发FPGA, CPLD,和结构化ASIC。支持Altera 65nm的Stratix III系列器件,还支持低功耗、低成本和高性能的Cyclone III器件,并支持带有收发器的低成本器件Arria GX FPGA。Quartus II工具的新特性主要包括:

SOPC Builder

  SOPC Builder工具能够迅速、轻松的构建并评估系统。在建立一个系统时,最耗时的任务是根据系统要求集成大量的组件。SOPC Builder避免了手动系统集成任务,能够将精力集中在定制用户逻辑设计上,从而突出系统优势。

PowerPlay功率分析和优化技术

  Quartus II软件PowerPlay功耗分析和优化技术提供对Stratix III可编程功耗技术的支持。利用可编程功耗技术,Quartus II软件自动对高性能通路进行布线,然后将性能不关键的通路设置为低功耗。此外,Quartus II软件自动将没有使用的逻辑进行关断,结果大大降低了总功耗。


增量式编译

  Quartus II软件首次实现了FPGA业界的增量式编译功能,支持自上而下和自下而上基于团队的设计,缩短了设计迭代的编译时间,同时保持性能不变,使Quartus II软件成为高密度 FPGA 设计中效率最高的软件。


TimeQuest时序分析仪应用于标准FPGA时序验证


  TimeQuest时序分析器提供完整的GUI环境,建立约束和时序报告,并提供ASIC功能特性,自然地支持Synopsys设计约束(SDC)格式,以及全脚本功能。TimeQuest时序分析器是 65nm 器件和未来工艺技术的默认时序分析器。从基本的时序分析要求到高级时序分析要求,与标准时序分析器相比,TimeQuest时序分析器都有明显的优势。


  值得一提的是,Altera是唯一一家既提供FPGA又提供结构化ASIC(Hardcopy)的公司,二者的引脚完全兼容,可相互替换,可以有效地帮助客户规避ASIC开发风险、节省成本、加快产品开发和上市时间。


  Altera有专门的业务部门去了解不同行业客户的需求,并针对每一个客户的需求来制定不同的产品研发计划,及时辨明适合市场需求的核心技术,并最终做出合理的解决方案。


  Altera看重量产速度,注重产品灵活性,致力于提高设计、开发的效率,希望帮助客户降低风险。Altera将不断创新以力争始终在市场竞争中取得优势地位。

linux操作系统文章专题:linux操作系统详解(linux不再难懂)


评论


相关推荐

技术专区

关闭