新闻中心

EEPW首页>业界动态> MIPS与Virage优化IP套件性能

MIPS与Virage优化IP套件性能

——
作者: 时间:2005-10-31 来源: 收藏
性能的增加提升了附加功能和设计空间


为数字消费和商业应用提供工业标准处理器架构与内核的领先供应商科技(美普思科技,纳斯达克交易代码:)与 Virage Logic Corp.(纳斯达克交易代码:VIRL)宣布联合推出一个新系列的第一个内核优化 IP 套件(Core-Optimized IP Kit)。该套件由专门优化处理器性能的Virage Logic Area 、Speed and Power (ASAP) Memory? 和ASAP Logic? IP 组成。预期该战略联盟将有助于 MIPS-Based? 的系统芯片 (SoC)设计者实现显著的提升,同时享用更多的设计灵活性。

第一个内核优化 IP 套件的目标是采用 TSMC 130 nm G 工艺生产的 MIPS32? 24K? 和 24KE? 系列处理器内核。当采用内核优化 IP 套件时,24K 和 24KE 处理器内核系列的时钟频率将超过 440 MHz。该套件包括 Virage Logic 的 ASAP 存储器高速(HS)系列和ASAP 逻辑 HS 单元库。

MIPS 科技市场副总裁 Russ Bell 表示:“通过与 Virage Logic 的合作提供其内核优化 IP 套件,我们可为客户提供更多的性能、灵活性和更快的部署时间。这是我们长期以来与 Virage Logic 的合作关系的自然扩展,进一步加强了我们被客户所认可的竞争优势。”

Virage Logic 市场及业务拓展副总裁 Jim Ensell 表示:“MIPS 科技已经在高性能处理器内核方面建立了领导地位,持续致力于推进性能和改进客户体验质量,这两个目标和我们的目标一致。我们共同努力开发 Virage Logic 的业界领先的、高速的存储器和针对 MIPS32 24K 和 24KE 内核系列的逻辑 IP,加深了我们两个公司的合作,并为高性能系统设计者带来益处。”

随着这个新的多年多处理器内核协议,两家公司还联合推出了一个简化的授权模式,使 SoC设计人员能够利用 MIPS 科技的单一授权,获得 MIPS 科技的 32 位处理器内核及 Virage Logic 的 IP 授权。


关于 MIPS32 24K 和24KE 内核

MIPS32 24K 内核系列
MIPS32 24K 硬核系列包括 24Kc?、24Kc Pro、24Kf? 和 24Kf Pro,均采用 130nm工艺,最差情况下可提供 400 到 625 MHz的性能,是嵌入式市场上可用的 32 位可合成内核的最高频率,同时可最大限度地缩短设计时间和减少产品成本。量身定制的 SoC 设计理念、开放的内核协议(OCP)互连架构、标准程序库和来自业界领先公司的片上存储器可加速上市时间,为适用于诸如数字和交互 TV、机顶盒和 DVD 播放器的处理器内核的嵌入式用户应用提供重要优势。

MIPS32 24KE 内核系列
2005 年 5 月推出的 MIPS32 4KE 系列内核是首款集成了 MIPS? DSP 应用特定扩展(ASE)的产品。24KE 内核系列利用高性能 24K?的微架构,有效地增加了 DSP 的功能,同时显著降低了整个 SoC 的芯片面积、成本和功耗。

关于 Virage Logic 的内核优化 IP 套件
Virage Logic 的内核优化 IP 套件是专门用来充分发挥目标处理器性能的。当采用内核优化 IP 套件时,24K 和 24KE 处理器内核系列的时钟频率将超过 440 MHz。该套件包括Virage Logic的 ASAP 存储器高速(HS)系列和ASAP逻辑 HS 单元库。


关键词:MIPS

评论


相关推荐

技术专区

关闭